ÑÈÍÒÅÇ ÏÐÎÅÊÒÎÂ ÍÀ ÁÀÇÅ ÏËÈÑ FPGA Â ÑÀÏÐ WEBPACK ISE SYNTHESIS OF PROJECTS BASED ON PROGRAMMING LOGIC INTEGRATED CIRCUITS FPGA CAD IN WEBPACK ISE

Sadykov, Tashatov, Dosumbekov
2012 unpublished
В статье рассматривается использование временных и топологических ограничений в проектах, реали-зуемых на базе ПЛИС семейств FPGA. Этапы синтеза, размещения и трассировки проектов выполняющиеся в автоматическом режиме, HDL-синтез проекта. Настоящая статья описаны особенности этапа синтеза про-ектов, для реализации которых используются ПЛИС семейств FPGA. Этапы синтеза, размещения и трасси-ровки проектов обычно выполняются в автоматическом режиме. Для управления этими процессами могут
more » ... ми могут использоваться следующие инструменты: атрибуты, размещаемые в модулях исходного описания проекта; файлы временных и топологических ограничений; параметры процессов, устанавливаемые с помощью диалоговых панелей Навигатора проекта. Cтатье изучено очередной фазы процесса разработки цифрового устройства на базе ПЛИС фирмы Xilinx. Содержание этих этапов синтеза, размещения и трассировки проек-тов различается для семейств CPLD (Complex Programmable Logic Device) и FPGA (Field Programmable Gate Array). Настоящая статья посвящена изучению этапов синтеза и трассировки проекта при использовании ПЛИС семейств FPGA. The article describes the use of temporal and topological constraints in the projects realised on PLIS families of FPGA. Stages of synthesis, placement and routing of projects running in automatic mode, HDL-fusion project. This article describes the features of the synthesis phase of projects, which are used for the implementation of programming logic integrated circuits families FPGA. Stages of synthesis, placement and routing projects are usually carried out in automatic mode. To control these processes can be used the following instruments: attributes that are placed in the modules source project description, fi les, and temporary topological constraints, process parameters established with the help of interactive panels Navigator project. Article examined the next phase of the process of developing a digital device on FPGA company Xilinx. The content of these stages of synthesis, placement and routing projects for different families of CPLD (Complex Programmable Logic Device) and FPGA (Field Programmable Gate Array). This paper is devoted to study the synthesis and layout stages of the project using programming logic integrated circuits families FPGA.
fatcat:44calnofcbgajayypttd763byy